Pin Bezeichnung Funktion
A1 /IOCHCK Damit wird der IO-Bus getestet und ein NMI (Non Maskable Interupt) bei einem Fehler erzeugt
A2-A9 D7 bis D0 Datenbits
A10 I/O-CHREDY Test auf Verfügbarkeit des I/O-Busses
A11 AEN Adress Enable (Kontrolle über den Bus liegt bei der CPU oder beim DMA-Controler
A12-A31 A19-A0 Adressleitungen
B2 RES DRV Resetsignal
B4,B21-B25 IRQ's Interupt Request 2-7
B6,B16,B18 DRQ's DMA Request 1-3
B11 MEMW Daten in den Speicher schreiben
B12 MEMR Daten aus dem Speicher lesen
B13 IOW Daten in einen I/O Port schreiben
B14 IOR Datten aus einem I/O Port lesen
B15,B17,B26 DACK 1-3 DMA Acknowledge / Bestätigungssignal
B19 REFRESH RAM Refresh
B20 CLK Systemtakt
B27 T/C Terminal Count / signalisiert das Ende eines DMA-Transfers
B28 ALE Adress Latch Enable Trennung von Adressen und Daten
B30 OSC Oszillatortakt 14,31818 MHZ für den Timer 8253